Textos de apoio (Portable Document Format PDF Acrobat Reader 4.0 ou superior)

Os textos de apoio disponíveis não devem constituir, em caso algum, o único elemento de estudo. A consulta da bibliografia recomendada é indispensável. Se encontrar algum erro ou tiver qualquer sugestão construtiva, agradeço a informação via e-mail para ffrancisco@di.estv.ipv.pt.

Sumários (Aulas teóricas)

Data/Texto de apoio Sumário/acetatos
22-02-2005 Apresentação: Programa de estudo; Bibliografia; Regime de Avaliação
23-02-2005
01ci.pdf
02sn.pdf
03cc.pdf
04ab.pdf
Conceitos introdutórios: Sistema analógicos e digitais; Sistemas digitais binários; Representação física da informação digital binária. Álgebra de Boole:Váriável lógica; Função lógica; Expressões lógicas; Operadores lógicos elementares (AND, OR, NOT); Expressões equivalentes; Expressões complementares; Expresssões duais; Literais; Axiomas e teoremas. 01act_ci.pdf 02act_ab.pdf
01-03-2005 Demonstração de alguns teoremas da Álgebra de Boole. Simplificação de funções lógicas recorrendo aos teoremas da Álgebra de Boole. Complemento de funções lógicas. Representação de funções lógicas por diagramas. Representação de funções por tabelas de verdade.
02-03-2005 Formas algébricas das expressões lógicas:forma soma de produtos; forma produto de somas; mintermos; maxtermos; formas canónicas; formas mínimas; conversão entre formas canónicas. Formas canónicas de funções complementadas. Formas canónicas a partir de tabelas de verdade. Construção de tabelas de verdade a partir de expressões lógicas. Representação de funções recorrendo apenas a portas NAND e NOR.
08-03-05 Mapas de Karnaugh como forma de representação de funções de 2, 3 e 4 variáveis; Conceito de células adjacentes.
09-03-05 Método sistematizado de simplificação de funções através de mapas de Karnaugh; Grupos primários; Grupos primários essenciais (Implicantes primos; Implicantes primos essenciais). Síntese de formas mínimas soma de produtos e produto de somas através de mapas de Karnaugh; Condições indiferente.
15-03-05

06cl.pdf

Análise e síntese de circuitos combinacionais:Implementação de funções com estruturas de dois níveis (AND-OR, OR-AND, NAND-NAND, NOR-NOR); Implementação de funções a partir da formulação verbal; Análise de circuitos lógicos.
16-03-05

07ci.pdf

Circuitos integrados: Classificação quanto ao nível de integração. Família lógica TTL: Níveis lógicos, compatibilidade de tensões e margem de ruído, compatibilidade de correntes, Fan-in, Fan-out, tempos de propagação, potência dissipada, sub-famílias TTL, séries TTL, identificação dos CI's. Tipo de saída:totem-pole e colector aberto.
06-04-05 Tipo de saída:três estados; Tipo de entradas: standard e Schmitt-Trigger; Ligação de entradas não utilizadas; Lógica positiva e negativa; Identificação de sinais e níveis de activação.
12-04-05 Família Lógica CMOS:Principais características e sub-famílias, estrutura interna dos circuitos CMOS (NMOS e PMOS), estruturas complexas CMOS.
13-04-05
08md.pdf
Circuitos MSI/LSI e suas aplicações: Multiplexers/Selector de dados, expansão de multiplexers e implementação de funções combinacionais.
26-04-05 Circuitos MSI/LSI e suas aplicações: Descodificadores/Demultiplexers, expansão de descodificadores e implementação de funções combinacionais.
27-04-05
08md2.pdf
Circuitos MSI e LSI e suas aplicações: Codificadores de prioridades; Comparadores; Circuitos aritméticos: meio adicionador, adicionador completo.
03-05-05 Circuitos MSI e LSI e suas aplicações: Adicionadores em cascata; Adicionadores com transporte antecipado; Multiplicadores; Gerador/Detector de paridade.
04-05-05
09cs.pdf
Fundamentos dos circuitos sequenciais: Dispositivos de memória digital binária: Tecnologia construtiva; Circuitos combinacionais e circuitos sequenciais; Estrutura geral de um circuito sequencial; Circuitos sequenciais síncronos e assíncronos; Características do sinal de relógio: Período, Frequência, Níveis de activação, "duty-cycle"; Células de memória assíncronas: Báscula S-R, Báscula S'-R'.
10-05-05 Células de memória assíncronas: Báscula S-R, Báscula S'-R', Báscula S-R porteada, Bascula D;Células de memória síncronas: Flip-flop D.
11-05-05
09cs2.pdf
Células de memória síncronas: J-K e T, Equações características; Conversão entre tipos de flip-flops; Requisitos temporais de operacionalidade dos flip-flops; Entradas adicionais assíncronas.
17-05-05
10ms.pdf
Método sistematizado de análise de circuitos sequenciais síncronos: Exemplos.
18-05-05
10ms2.pdf
Síntese de circuitos sequenciais síncronos: Método sistematizado de síntese: Análise de especificações, Minimização do número de estados (eliminação de estados redundantes), Codificação de estados, Mapas de karnaugh para variáveis de excitação e de saída, Diagrama lógico; Exemplos.
24-05-05 Síntese de circuitos sequenciais síncronos: Exemplos; Obtenção dos mapas de Karnaugh JK a partir de mapas de Karnaugh D
25-05-05
11ct.pdf
Contadores: aplicações, tipo de contadores: uni-modo, multi-modo. Contadores em anel standart e twisted: síntese de contadores com auto-correcção.
31-05-05 Contadores binários assíncronos; Contadores binários síncronos com e sem transporte antecipado.
01-06-05
12rg.pdf
Registos: Registo de dados; Latches; Registos de deslocamento; Aplicações
07-06-05
13rm.pdf
Memórias ROM: Estrutura interna; Tipos; Utilização de circuitos ROM na síntese de circuitos combinacionais e sequenciais; exemplos.
08-06-05 Utilização de circuitos ROM na síntese de circuitos combinacionais e sequenciais; exemplos.
14-06-05 Considerações finais e informações adicionais sobre a frequência e exame.

Sumários (Práticas)

Turno/Datas Sumário
P2/28-02-2005
P3/28-02-2005
P1/01-03-2005
Revisão sobre sistemas de numeração (Folha de exercícios Nº 1)
P2/02-03-2005
P3/02-03-2005
P1/04-03-2005
Resolução de exercícios (Folha de exercícios Nº 2): Álgebra de Boole; Simplificação de funções lógicas.
P2/07-03-2005
P3/07-03-2005
P1/08-03-2005
Resolução de exercícios (Folha de exercícios Nº 3): Formas algébricas; Tabelas de Verdade.
P2/09-03-2005
P3/09-03-2005
P1/11-03-2005
Resolução de exercícios (Folha de exercícios Nº 4): Mapas de Karnaugh.
P2/14-03-2005
P3/14-03-2005
P1/15-03-2005
Resolução de exercícios (Folha de exercícios Nº 4): Mapas de Karnaugh.
P2/16-03-2005
P3/16-03-2005
P1/18-03-2005
Resolução de exercícios (Folha de exercícios Nº 5): Análise e síntese de circuitos lógicos.
P2/30-03-2005
P3/30-03-2005
Resolução de exercícios (Folha de exercícios Nº 5): Análise e síntese de circuitos lógicos.
P2/04-04-2005
P3/04-04-2005
Resolução de exercícios (Folha de exercícios Nº 6): Software de simulação.
P2/06-04-2005
P3/06-04-2005
P1/08-04-2005
Resolução de exercícios (Folha de exercícios Nº 6): Software de simulação.
P2/11-04-2005
P3/11-04-2005
P1/12-04-2005
Resolução de exercícios (Folha de exercícios Nº 6): Software de simulação.
Técnicas de montagem e teste para a realização dos trabalhos práticos.
P2/13-04-2005
P3/13-04-2005
P1/15-04-2005
Trabalho prático Nº1 - Detector de paridade
P1
26-04-2005
29-04-2005
P2-P3
27-04-2005
02-05-2005
Trabalho prático Nº2- Conversor BCD-7 Segmentos
P1
03-05-2005
06-05-2005
P2-P3
04-05-2005
09-05-2005
Trabalho prático Nº3- Conversor BCD-7 Segmentos com multiplexers
P1
10-05-2005
13-05-2005
P2-P3
11-05-2005
16-05-2005
Trabalho Prático Nº4- Conversor Analógico/Digital tipo "Flash"
P1
17-05-05
20-05-05
24-05-05
P2-P3
18-05-05
23-05-05
25-05-05
30-05-05
Trabalho Prático Nº5- Análise de circuitos sequenciais síncronos
P1
27-05-05
31-05-05
P2-P3
01-06-05
06-06-05
Trabalho Prático Nº6- Controlo de um motor de passo
P1
03-06-05
07-06-05
P2-P3
08-06-05
13-06-05
Trabalho Prático Nº7- Contadores em anel